Последовательный выходной АЦП - минимальное время сбора данных

Я работаю с этим АЦП: AD7903 - http://www.analog.com/media/en/technical-documentation/data-sheets/AD7903.pdf

Я не понимаю ограничения времени сбора данных по отношению к максимально возможной тактовой частоте интерфейса SPI.

Я использую VIO на 3,3 В, чтобы иметь теоретическую максимальную частоту 83,33 МГц (мин. период 12 нс). Допустим, я использую период 80 МГц = 12,5 нс при трехпроводном подключении без индикатора занятости.

Со ссылкой на временную таблицу (стр. 5) и временную диаграмму (стр. 18):

  • 12,5 нс x 16 тактовых циклов = 200 нс
  • 10 нс tEN

Даже при VIO = 2,5 В: 15 нс x 16 + 15 нс = 255 нс

Почему минимальное время сбора данных составляет 290 нс?


person FlyerDragon    schedule 02.04.2015    source источник


Ответы (1)


Максимальная переходная характеристика, указанная на странице 3, составляет 290 нс для полномасштабного шага. Следовательно, для обеспечения минимальных искажений время сбора данных должно составлять 290 нс или больше (чтобы все изменения вплоть до полномасштабного изменения времени сбора данных были зафиксированы правильно).

Если только вы не можете гарантировать, что максимальное колебание будет меньше, чем полное, но это не лучший способ запуска, и нет никакого способа определить корреляцию между уменьшенным колебанием и уменьшенным временем сбора данных.

person user3443369    schedule 02.04.2015
comment
Значит, бежать на максимальной скорости бессмысленно, верно? Все, что медленнее 290/16 = 18,15 нс, поэтому более или менее 50–55 МГц теоретически должно соответствовать ограничению. Итак, в этом примере 40 МГц кажется хорошей ставкой, если я не возражаю против снижения частоты дискретизации? - person FlyerDragon; 02.04.2015
comment
Вы про скорость SPI? Для справки, что можно отделить от коэффициента конверсии: поместите часы конверсии на CNV1 или CNV2. - person user3443369; 02.04.2015